图片经供参考,以实物为准

FPGA(可编程逻辑门阵列) / XC2064-70PG68M
- 价格 起订量
- ¥ 0 1+
- ¥ 0 10+
- ¥ 0 100+
- ¥ 0 500+
- ¥ 0 1000+
- 型号: XC2064-70PG68M
- 厂商: AMD Xilinx
- 类别: FPGA(可编程逻辑门阵列)
- 封装: -
- 描述: Description: Field Programmable Gate Array, 64 CLBs, 600 Gates, 70MHz, 64-Cell, CMOS, CPGA68, CERAMIC, PGA-68
- 库存地点: 内地
- 库存: 暂无库存
- 货期: 1 - 3 个工作日
个
总额¥ 0.00000
付款方式
支付宝
微信支付
银联支付
银行支付
包装流程
1.产品检查
2.塑料封装
3.防静电保护
4.包装入箱
5.贴条形码
6.出库运输
产品属性 产品问答
- 属性参考值
- 表面安装:NO
- 终端数量:68
- Rohs Code:有
- Part Life Cycle Code:Obsolete
- Ihs Manufacturer:XILINX INC
- Part Package Code:PGA
- Package Description:PGA, PGA68,11X11
- Clock Frequency-Max:70 MHz
- Operating Temperature-Max:125 °C
- Operating Temperature-Min:-55 °C
- Package Body Material:CERAMIC, METAL-SEALED COFIRED
- Package Code:PGA
- Package Equivalence Code:PGA68,11X11
- Package Shape:SQUARE
- Package Style:网格排列
- Supply Voltage-Max:5.5 V
- Supply Voltage-Min:4.5 V
- Supply Voltage-Nom:5 V
- ECCN 代码:3A001.A.2.C
- 附加功能:122 FLIP-FLOPS; TYP. GATES = 600-1000
- HTS代码:8542.39.00.01
- 端子位置:PERPENDICULAR
- 终端形式:PIN/PEG
- 端子间距:2.54 mm
- Reach合规守则:unknown
- 引脚数量:68
- JESD-30代码:S-CPGA-P68
- 输出的数量:58
- 资历状况:不合格
- 温度等级:MILITARY
- 输入数量:58
- 组织结构:64 CLBS, 600 GATES
- 座位高度-最大:4.064 mm
- 可编程逻辑类型:现场可编程门阵列
- CLB-Max的组合延时:10 ns
- 逻辑块数量:64
- 逻辑单元数:64
- 等效门数:600
- 长度:27.94 mm
- 宽度:27.94 mm
相关产品